DOI:10.16136/j.joel.2023.04.0336

# 器件结构设计对异质结像素探测器性能的影响

宋鸿宇<sup>1,2</sup>,陶 科<sup>1,2</sup>,李 微<sup>1\*</sup>,王博龙<sup>2</sup>,罗 威<sup>2</sup>,贾 锐<sup>2</sup>

(1.天津理工大学集成电路科学与工程学院,天津 300384; 2.中国科学院微电子研究所,北京 100029)

**摘要**:像素探测器一直是高分辨率、高速率粒子跟踪的工作平台。本文以多晶硅/氧化硅(poly-Si/SiO<sub>a</sub>)钝化接触异质结结构设计了硅像素探测器,为了实现探测器的超快响应,采用 Silvaco TCAD 对异质结硅像素探测器进行器件仿真,一方面研究了不同衬底厚度对载流子输运和收集的影响,另一方面研究了器件结构设计对异质结像素探测器击穿电压的影响。仿真结果表明:在相同的 偏置电压下,较薄的硅衬底可以获得更强的漂移电场,进而提高器件对信号电荷的输运与收集速率,有利于提高探测器的时间响应。较小的保护环-有源区间距有利于提高器件的击穿电压,而在 保护环-有源区间距较大的情况下,在有源区边缘设计金属场板结构,也能够有效提高器件的击穿 电压,使探测器可以工作在较高电压下,从而提升探测器的响应速率。 关键词:硅像素探测器;仿真模拟;异质结;快速响应

**中图分类号:**TL814 文献标识码:A 文章编号:1005-0086(2023)04-0337-07

## Effect of device structure design on the performance of heterojunction pixel detector

SONG Hongyu<sup>1,2</sup>, TAO Ke<sup>1,2</sup>, LI Wei<sup>1\*</sup>, WANG Bolong<sup>2</sup>, LUO Wei<sup>2</sup>, JIA Rui<sup>2</sup>

School of Integrated Circuit Science and Engineering, Tianjin University of Technology, Tianjin 300384, China;
 Institute of Microelectronics of the Chinese Academy of Sciences, Beijing 100029, China)

Abstract: Pixel detector has always been the working platform of high-resolution and high-speed particle tracking. In this work, silicon pixel detector based on poly-Si/SiO<sub>x</sub> passivating contact heterojunction structure was designed. In order to obtain fast response of the pixel detectors, device simulation was performed using Silvaco TCAD. The influence of substrate thickness on the transportation and collection of signal carriers was studied. Meanwhile, the effect of device structure on the breakdown voltage of detectors was also researched. The simulation results showed that a stronger drift field can be built for the thinner substrate given the same bias voltage, thus a better carrier transportation and collection can be achieved, it helps to improve the time response of detectors. A narrow gap between the active region and the first guard ring, the breakdown voltage can also be improved by designing a field plate structure on the edge of the active region. As a result, the pixel detector can work under a large bias voltage and a fast response can be realized.

Key words: silicon pixel detector; simulation; heterojunction; fast response

### 0 引 言

当前,半导体探测器<sup>[1-3]</sup>被广泛应用于医疗、 安检、工业探伤、环境核辐射监测、X射线通讯以 及科学检测等领域。X射线探测器是半导体探测器中很重要的组成部分。根据探测机制的不同,X 射线探测器可以被分为直接型探测器和间接性探测器两类。间接性探测器以闪烁体为代表,包括

<sup>\*</sup> E-mail:cliwei618@126.com;taoke@ime.ac.cn 收稿日期:2022-05-24 修订日期:2022-06-03

**基金项目:**国家重点研发项目(2020YFB1506503,2018YFB150050,2018YFB1500200)、国家自然科学基金(62074165,12035020, 52072399)和北京市自然科学基金(4192064,1212015)资助项目

掺铊碘化钠、碘化铯,锗酸铋及钙钛矿等,具有价格便宜、稳定性高,响应速度快等优点,不足之处 在于能量分辨率和空间分辨率较低。直接型探测 器主要以半导体探测器为代表,包括早期的面垒 型探测器、硅 PIN 探测器<sup>[4]</sup>、高纯锗探测器<sup>[5]</sup>、硅 漂移探测器<sup>[6]</sup>、硅像素探测器<sup>[7-9]</sup>及化合物半导 体(碘化汞、碲化镉)等,半导体探测器具有优异的 能量分辨率而受到越来越多的关注。作为半导体 探测器的一种,硅像素探测器同时具有高能量分 辨率、高响应速率和高粒子跟踪等特点,除了被应 用于 X 射线成像之外,还被大量应用于粒子物理 实验中。

常规的硅像素探测器采用高温氧化及离子注 入等微电子工艺制备,相比于金硅面垒型探测器, 漏电流得到有效控制,能量分辨率也显著提高。 随着钝化接触异质结技术的发展,其优异的表面 钝化特性和超浅结特点,得到人们越来越多的重 视<sup>[10]</sup>,值得一提的是,钝化接触异质结已经应用 于晶体硅太阳电池并大幅提高了太阳电池的转换 效率<sup>[11]</sup>。同样是基于 PN 结的像素探测器,如果 采用钝化接触异质结技术来制备,从理论上也可 以获得优异的能量分辨率,尤其是针对软 X 射线 探测器,其超浅结无疑是非常的适合。

本文基于 poly-Si/SiO<sub>x</sub> 钝化接触异质结技术, 设计了硅像素探测器。采用 Silvaco TCAD 对 polySi/SiO<sub>x</sub> 异质结像素探测器进行器件仿真,通过 研究不同衬底厚度对电荷收集时间的影响以及器 件结构设计对器件耐压性能的影响,明确了实现 超快响应的异质结硅像素探测器的设计方案。

#### 1 器件结构设计与物理模型

图 1 所示为本次像素探测器仿真的器件结构 示意图,包括前表面有源区、有源区金属电极、3 个保护环、背面背场和背面金属电极。其中,有源 区和保护环由 P<sup>+</sup>掺杂的多晶硅薄膜<sup>[12]</sup>和隧穿氧 化层<sup>[13]</sup>构成,保护环与有源区间隔、保护环间隔 均为氧化硅绝缘层。背场也由隧穿氧化层和 N<sup>+</sup> 多晶硅薄膜构成。仿真涉及的探测器结构及材料 性能参数如表 1 所示。



|                                                            | Numerical value                                               |                                      |
|------------------------------------------------------------|---------------------------------------------------------------|--------------------------------------|
|                                                            | Thickness                                                     | $300-500 \ \mu m$                    |
| $Wafer/N^-$                                                | Doping concentration                                          | $1 \times 10^{11}  \mathrm{cm}^{-3}$ |
|                                                            | Minority carrier lifetime                                     | $1500~\mu s$                         |
| Silicon oxide film                                         | Thickness                                                     | 200 µm                               |
|                                                            | Tunneling oxide thickness                                     | 1 nm                                 |
|                                                            | Dielectric constant                                           | 3.9                                  |
| Poly-Si thin film<br>(N <sup>+</sup> /P <sup>+</sup> )     | Band gap                                                      | 1.08 eV                              |
|                                                            | Doping concentration                                          | $1 \times 10^{20}  \mathrm{cm}^{-3}$ |
|                                                            | Thickness                                                     | 200 nm                               |
|                                                            | Electron affinity                                             | 4.17 eV                              |
|                                                            | Dielectric constant                                           | 11.8                                 |
| Recombination rate                                         | Polysilicon film surface                                      | 2000 cm/s                            |
|                                                            | Interface between polysilicon and tunneling oxide film        | 500  cm/s                            |
|                                                            | Interface between silicon oxide film<br>and silicon substrate | 100 cm/s                             |
| Guard ring width                                           |                                                               | 30 µm                                |
| The innermost guard ring is separated from the active area |                                                               | $25$ — $200 \ \mu m$                 |
| Field plate length                                         |                                                               | $0-10 \ \mu m$                       |

| 表Ⅰ 傢素採测器仿具所涉及的参数 |
|------------------|
|------------------|

Tab. 1 Parameters involved in pixel detector simulation

为了研究像素探测器的耐压特性,本论文采用 Selb碰撞电离模型(Selberherr's impact ionization model),Selb碰撞电离模型中电子和空穴的离化率 方程为:

$$a_n = AN \exp\left[-\left(\frac{BN}{E}\right)^{BETAN}\right],\qquad(1)$$

$$a_{p} = AP \exp\left[-\left(\frac{BP}{E}\right)^{BETAP}\right], \qquad (2)$$

式中, *E* 为特定点沿电流方向的电场,参数 *AN*、*AP*、 *BN*、*BP*、*BETAN* 和 *BETAP* 采用 Overstraeten 和 De Man 的实验拟合值<sup>[14]</sup>,其值如表 2 所示。

表 2 Overstraeten 和 De Man 的实验拟合值 Tab. 2 Experimental fitting values of Overstraeten and De Man

| Parameter | Fitting value                 | Electric field<br>intensity range        |
|-----------|-------------------------------|------------------------------------------|
| AN1       | $0.703 \times 10^{6}$         | $1.75 \times 10^{5} - 6.0 \times 10^{5}$ |
| AN2       | 0.703 $	imes$ 10 <sup>6</sup> | $1.75 \times 10^{5} - 6.0 \times 10^{5}$ |
| BN1       | $1.023 \times 10^{6}$         | $1.75 \times 10^{5} - 6.0 \times 10^{5}$ |
| BN2       | $1.023 \times 10^{6}$         | $1.75 \times 10^{5} - 6.0 \times 10^{5}$ |
| BETAN1    | 1                             | $1.75 \times 10^{5} - 6.0 \times 10^{5}$ |
| BETAN2    | 1                             | $1.75 \times 10^{5} - 6.0 \times 10^{5}$ |
| AP1       | 0.671 $\times 10^{6}$         | $4.0 \times 10^{5} - 6.0 \times 10^{5}$  |
| AP2       | $1.582 \times 10^{6}$         | $1.75 \times 10^{5} - 4.0 \times 10^{5}$ |
| BP1       | $1.693 \times 10^{6}$         | $4.0 \times 10^{5} - 6.0 \times 10^{5}$  |
| BP2       | 2.036 $\times 10^{6}$         | $1.75 \times 10^{5} - 4.0 \times 10^{5}$ |
| BETAP1    | 1                             | $4.0 \times 10^{5} - 6.0 \times 10^{5}$  |
| BETAP2    | 1                             | $1.75 \times 10^{5} - 4.0 \times 10^{5}$ |

关于复合机制,本文通过浓度依赖的少子寿命 模型来计算 SRH(Shockley-Read-Hall)复合<sup>[15]</sup>. SRH的复合速率由式(3)给出<sup>[16]</sup>:

 $R_{SRH} =$ 

$$\frac{np - n_i^2}{\tau_p \left\{ n + n_i \exp(\frac{E_i}{kT}) \right\} + \tau_n \left\{ p + n_i \exp(-\frac{E_i}{kT}) \right\}}, \quad (3)$$

其中:

$$\tau_{p} = \frac{\tau_{p0}}{1 + \frac{N_{\text{acceptor}}}{5.0 \times 10^{16}}},$$
(4)

$$\tau_n = \frac{\tau_{n0}}{1 + \frac{N_{\text{donor}}}{5.0 \times 10^{16}}},$$
(5)

式中, $\tau_{p0}$ 与 $\tau_{n0}$ 分别为电子和空穴的寿命, $N_{\text{acceptor}}$ 与  $N_{\text{donor}}$ 分别为受主和施主浓度, $n_i$ 为本征载流子浓度,  $E_i$ 为陷阱能级,k为玻尔兹曼常数,T为绝对温度。 本文采用非局域带间隧穿模型来模拟载流子从硅衬 底隧穿超薄氧化膜到达多晶硅层。隧穿概率由式(6) 给出:

$$T(E) = \exp\left(-2\int_{x_{\text{start}}}^{x_{\text{end}}} k(x) \,\mathrm{d}x\right),\tag{6}$$

其中:

$$k(x) = \frac{k_e k_h}{\sqrt{k_e^2 + k_h^2}},\tag{7}$$

$$k_{e}(x) = \frac{1}{i\hbar} \sqrt{2m_{0}m_{e}(E - E_{c}(x))}, \qquad (8)$$

$$k_{h}(x) = \frac{1}{i\hbar} \sqrt{2m_{0}m_{h}(E_{v}(x) - E)}, \qquad (9)$$

式中, $m_0$ 为电子惯性质量, $m_e = m_h$ 分别为电子和空穴的有效质量, $E - E_e(x)$ 为电子隧穿的势垒高度, $E_v(x) - E$ 为空穴隧穿的势垒高度, $X_{\text{start}}$ 和  $X_{\text{end}}$ 为隧穿的起点和终点。此外,本论文也将能带变窄效应、费米 - 狄拉克统计及电场依赖的迁移率模型考虑到 仿真工作中,尽可能使得仿真具有实际指导意义。

#### 2 结果与讨论

要设计超快响应的像素探测器,必须有效降低 信号电荷的输运时间,根据牛顿第二定律:

$$qE = ma , \qquad (10)$$

$$t_r = \sqrt{\frac{2L}{a}} = \sqrt{\frac{2mL}{qE}} = L \sqrt{\frac{2m}{qV}}, \qquad (11)$$

式中, a 为电子加速度, m 为电子质量, q 为电子电荷 量, V 为偏置电压, L 为衬底厚度。根据式(11)可以得 知, 要使像素探测器具有更快的响应速率, 一方面可 以减少电荷的漂移距离, 另一方面可以增大器件的 偏置电压, 增强器件中的漂移电场强度。因此就需要 增强器件的耐压特性, 使其可以在较高的偏置电压 下工作。

本文采用 Silvaco TCAD 模拟器首先研究了硅 衬底厚度对像素探测器电场和载流子传输的影响。 探测器分别制备在厚度为 500 µm 和 300 µm 的硅衬 底上,采用 poly-Si/SiO<sub>x</sub> 钝化接触形成器件的  $P^+$ 、  $N^+$ 功能区,像素探测器的有源区直径为 150  $\mu m$ 。在 像素区域周围设置了几个保护环。单粒子事件用于 模拟粒子的撞击,其开始时间为1.00×10<sup>-7</sup>s。对于 这两个样本,电荷产生在(300,255)位置附近。像素 探测器的偏置电压设置为100 V。图2(a)和(b)分别 显示了 500 µm 硅片和 300 µm 硅片上像素探测器中 电荷传输时间的变化。可以看出,电子和空穴在较 薄的器件中迅速分离,分离时间小于 0.6 ns, 而较厚 器件分离时间为1 ns。由于电子的迁移率大于空穴 的迁移率,当电子被背电极收集时,空穴仍在探测器 中传输。两种探测器的空穴传输距离相同(约 250 μm),对于较薄的探测器,空穴到达前电极大约 需要 12 ns,完全收集空穴大约需要 20 ns。相比之下,对于较厚的探测器,空穴到达前电极大约需要



 $20 \text{ ns}_{\circ}$ 

图3模拟显示了具有不同衬底厚度的像素探测



器阳极电流随时间的变化。对于较薄的探测器(方 形标记),在1.00×10<sup>-7</sup>s附近可以观察到一个强峰 值。此峰值归因于电子的收集(由于传输距离很 短)。在1.10×10<sup>-7</sup>s附近有另一个峰值,这是由于 空穴的收集产生的。对于较厚的探测器(圆形标 记),电子收集没有明显的峰值,在1.25×10<sup>-7</sup>s附 近可以观察到空穴电流峰值。通过比较阳极电流的 时间演化,还可以推断,对于较薄的探测器,载流子 的传输速度更快。图4显示了像素探测器随体厚度 变化的电场分布图。可以看出,在较薄的探测器(圆 形标记)中形成了较强的电场。在这种情况下,生成 的电子-空穴对可以更快地分离。同时,分离的载流 子可以快速地被收集到两个电极上,因此对于较薄 的探测器,可以获得更短的信号响应时间,更好的能 量分辨率。

为了探究器件表面结构对击穿电压的影响,首 先分别模拟了不同保护环-有源区间隔距离下探测器 的 *I*-V 曲线。从图 5 可以发现探测器的击穿电压随着间隔距离的增大逐渐降低,间隔在 25 μm 时,击穿 电压约 825 V;而间隔为 200 μm 时,击穿电压降到 375 V。



图 3 模拟不同厚度像素探测器阳极电流随时间变化 Fig. 3 Simulating the variation of anode current of pixel detector with different thicknesses with time





当间隔距离比较小的时候,从图 6 可以看到有 源区-保护环间的电场会扩展到第二、第三保护环,进 而有效降低了第一保护环-有源区间的电场强度,使



得击穿电压得到有效提高,而保护环-有源区间隔为 200 μm时,仅微弱的电场扩展到第二、第三保护环, 有源区边缘的电场强度非常大,抗击穿能力较低。



#### 图 5 不同保护环-有源区间隔距离对 探测器 *I-V* 特性曲线的影响





图 6 不同保护环-有源区间隔距离下,硅衬底表面的电场分布

Fig. 6 The electric field distribution on the surface of silicon substrate under different distances between guard ring and active region

从图 7 中可以看到保护环-有源区间隔较小时, 电势较为均匀地落在 3 个保护环上,而保护环-有源 区间隔较大时,第一保护环与有源区间电势差高达 400 V,因而在有源区边缘极容易发生雪崩击穿,这 也是保护环-有源区间隔过大导致击穿电压较低的 原因。

对于保护环-有源区间距较大的情况,通过在探测器表面设置场板结构,可以有效提高探测器的耐 压特性。如图 8 所示,有源区与第一保护环间距设 定为 200 μm,此时探测器的击穿电压仅 425 V。当 场板长度仅 0.5 μm 时,探测器的击穿电压提高到 470 V;当场板为 2 μm 时,探测器的击穿电压大幅提 高,达到 645 V;而当场板长度增大到 8 μm 时,击穿 电压最大,为 755 V;进一步增大场板长度,探测器的 击穿电压趋于饱和。

图 9 为不同场板长度下探测器的电场强度分布 图,从图中可以看出,当没有场板结构(场板长度为 0)时,电场最强区域分布在有源区边缘,因而这种情 况下,探测器的击穿电压是最低的;当探测器引入场 板结构后,电场最强区域逐渐向左移动,远离探测器 有源区,使得探测器的耐压特性大幅提高,场板长度 为 2 μm 时,探测器的击穿电压已经提高到 645 V;进 一步增大场板长度,硅衬底表面的电场强度进一步 下降,与之对应的是探测器的抗击穿性能进一步提 高,在场板为8 µm 时,击穿电压达到 755 V。



图 7 平行于衬底表面的电势分布













Fig. 9 The influence of the length of the field plate on the electric field intensity distribution in the detector 从图 10 中可以观察到,在没有场板结构时,衬 底表面电场强度最强的位置位于有源区边缘,而随 着场板长度的增大,电场强度最强电场开始左移,在 长度分别为 5 μm 和 8 μm 时,电场强度最强处已经 左移到金属电极边缘下方。上述结果表明,降低第 一保护环与有源区间距或者在有源区边缘设计场板 结构,均可以提高探测器的击穿电压。



Fig. 10 Variation of electric field intensity on the surface of silicon substrate with the length of field plate

#### 3 结 论

本文基于 Silvaco TCAD 模拟器,对异质结硅像 素探测器结构对快速响应性能的影响进行了研究, 研究了不同衬底厚度对电荷收集速率的影响。结果 表明,在粒子入射后,较薄的器件具有更快的电子空 穴分离速率和更短的电荷传输距离,相较于较厚器 件的 20 ns 获得了更加短的信号响应时间 12 ns。

同时针对像素探测器有源区与保护环结构对探 测器耐击穿特性进行了研究。分别研究了不同保护 环-有源区间隔距离对探测器 *I-V* 特性曲线的影响。 结果发现:探测器的击穿电压随着间隔距离的增大 逐渐降低,在间隔 25 μm 时,击穿电压约 825 V,而间 隔为 200 μm 时,击穿电压降到了 375 V。对于保护 环-有源区间距较大的情况,通过在探测器表面设置 场板 结构,可以有效提高探测器的耐压特性。 在场板长度增大到8μm时,击穿电压最大,达到 755 V,进一步增大场板长度,探测器的击穿电压趋 于饱和。

结果表明,基于薄硅衬底上的异质结硅像素探测器拥有更快的信号响应速率,同时在有源区和保 护环之间距离过大时,场板结构可以有效提升器件 的耐高压特性,提高了探测器的击穿电压,可以使探 测器工作在更高的工作电压下,保证了像素探测器 的快速响应特性。

#### 参考文献:

- [1] TAO K, CHEN S D, JIANG S, et al. Fabrication of silicon PIN diode with SiGe junction for soft X-ray detector using low-temperature technology [J]. Radiation Physics and Chemistry, 2022, 192, 109890.
- LI B, TANG Y N, YAN X, et al. Plasmon-enhanced photoresponse of deep-subwavelength GaAs NW photodetector
   [J]. Optoelectronics Letters, 2021, 17(7): 385-389.
- [3] ZENG C H, LIN W K, SUN Y H, et al. Silicon carbide and graphene based UV-IR dual-color detector[J]. Optoelectronics Letters, 2019, 15(3):170-173.
- [4] KAUR H,KAUR H J,HOODA M K, et al. Electrical characteristics analysis of PIN detector with different doping concentration levels of N and P-type materials[J]. Materials Todays:Proceedings,2020,28(1):1879-1886.
- [5] DOS SANTOS J M F, MONTEIRO C M B. The response of high-purity germanium detectors to X-rays with energy in the region of the Ge K-absorption edge[J]. Applied Radiation and Isotopes, 2001, 55(3): 331-334.
- [6] JIANG S, JIA R, TAO K, et al. High-resistance voltage dividers fabricated by thin polysilicon films in silicon drift detectors[J]. Journal of Materials Science: Materials in Electronics, 2019, 30(7): 6617-6627.
- [7] SEIDEL S. Silicon strip and pixel detectors for particle physics experiments[J]. Physics Reports, 2019, 828: 1-34.

- [8] WEMES N. Pixel detectors… where do we stand? [J]. Nuclear Instruments and Methods in Physics Research Section A: Accelerators, Spectrometers, Detectors and Associated Equipment, 2019, 924: 44-50.
- [9] SAINI N, SRIVASTAVA A K, RAO K K, et al. Design and development of radiation hard p+n Si pixel detector for the next generation photon science experiment[C]//International Conference on Functional Materials and Simulation Techniques (ICFMST), June 7-8, 2019, Ajitgarh, India. Amsterdam; Elsevier, 2020, 26: 3466-3472.
- [10] HASCHKE J, DUPRE O, BOCCARD M, et al. Silicon heterojunction solar cells: Recent technological development and practical aspects-from lab to industry[J]. Solar Energy Materials and Solar Cells, 2018, 187:140-153.
- [11] CHEN D M, CHEN Y, WANG Z, et al. 24. 58% total area efficiency of screen-printed, large area industrial silicon solar cells with the tunnel oxide passivated contacts (i-TOPCon) design [J]. Solar Energy Materials and Solar Cells, 2020, 206: 110258.
- MORISSET A, CABAL R, GRANGE B, et al. Highly passivating and blister-free hole selective poly-silicon based contact for large area crystalline silicon solar cells[J].
   Solar Energy Materials and Solar Cells, 2019, 200: 109912.
- [13] ZHOU Y, TAO K, LIU A, et al. The impacts of LPCVD wrap-around on the performance of n-type tunnel oxide passivated contact c-Si solar cell [J]. Current Applied Physics, 2020, 20(7):911-916.
- [14] VAN O R, DE M H. Measurement of the ionization rates in diffused silicon pn junctions[J]. Solid-State Electronics, 1970,13(5):583-608.
- [15] SHOCKLEY W, READ W T. Statistics of the recombinations of holes and electrons[J]. Physical Review, 1952, 87(5):835-842.
- [16] FOSSUM J G,LEE D S. A physical model for the dependence of carrier lifetime on doping density in nondegenerate silicon[J]. Solid-State Electronics, 1982, 25(8):741-747.

#### 作者简介:

**李 微** (1979-),女,博士研究生,教授,博士生导师,主要从事薄膜 半导体器件方面的研究.